Ajánlatkérés

hírek

A TSMC 5nm belép a próba gyártási szakaszába, az 5G és az AI piacra irányítva



  A Wafer öntödei óriás TSMC április 3-án bejelentette, hogy az 5nm-es folyamat belépett a próba-gyártási szakaszba, és a nyílt innovációs platform alatt az 5nm-es architektúra teljes verziója kerül bevezetésre, hogy segítse az ügyfeleket a fejlett mobil és nagy teljesítményű számítástechnika következő generációjának megvalósításában. alkalmazásokat. A termék 5 nm-es rendszerű, egy chipes dizájnja a magas növekedésű 5G és mesterséges intelligencia piacokat célozza meg.

A TSMC 5nm-es folyamata belépett a próba-gyártási fázisba, hogy támogassa a high-end mobil és nagy teljesítményű számítástechnikai alkalmazások következő generációját. A 7nm-es folyamathoz képest az 5nm-es innovatív miniatűr funkció 1,8-szoros logikát biztosít az ARM Cortex-A72 magon. A sűrűség, a sebesség 15% -kal nőtt ebben a folyamat architektúrában is kiváló SRAM és analóg területcsökkentést eredményezett.

A TSMC rámutatott arra, hogy az 5nm-es folyamat az EUV által nyújtott folyamatok egyszerűsítési előnyeit biztosítja. A TSMC korábbi generációihoz képest ugyanabban a szakaszban érhető el a legjobb technológiai érettség, és az iparág legnagyobb tervezési ökoszisztéma-erőforrásait támogatja. Intenzív tervezési együttműködést hajtottak végre, hogy jó alapot teremtsen a terméktervezés véglegesítéséhez, a próbatermelési tevékenységekhez és a kezdeti mintavételhez.

Hou Yongqing, a TSMC kutatási és fejlesztési és technológiai fejlesztésért felelős vezérigazgató-helyettese elmondta, hogy az 5 nanométeres technológia az iparág legfejlettebb logikai folyamatát biztosítja az ügyfelek számára, segít megoldani a mesterséges intelligencia és 5G-nél nagyobb számítási teljesítményt, és szorosan együttműködnek a tervező ökoszisztéma-partnerekkel. Annak biztosítása érdekében, hogy a tanúsított szilícium szellemi tulajdon és az elektronikus tervezési automatizálási eszközök elérhetők legyenek, amikor az ügyfelek ezt igénylik.

A TSMC együttműködik a design ökoszisztéma-partnerekkel, köztük a Cadence, a Synopsys, a Mentor Graphics és az ANSYS, hogy validálják az elektronikus tervezési automatizálási eszközök teljes sorát a TSMC Open Innovation Platform Electronic Design Automation Validation Programján keresztül, hogy segítsék az ügyfeleket a TSMC 5 nm-es teljes körű kihasználásában. A folyamat technológiai előnyei.